Design de plataforma comum reconfigurável e flexível
4 DACs e 2 ADCs (4D2A) e opções 2D2A
Suporta banda simples, dupla e quádrupla
Percursos de dados e blocos DSP são totalmente passíveis de contorno
Razões de taxa de amostragem DAC para ADC de 1, 2, 3, e 4
PLL no chip com sincronização multichip
Opção de entrada externa RFCLK para PLL off-chip
Taxa máxima de amostragem DAC até 12 GSPS
Taxa máxima de dados até 12 GSPS usando JESD204C
Largura de banda analógica útil até 8 GHz
Taxa máxima de amostragem do ADC até 6 GSPS
Taxa máxima de dados até 6 GSPS usando JESD204C
Largura de banda analógica útil até 8 GHz
Desempenho do ADC ac a 6 GSPS, entrada a 2,7 GHz, -1 dBFS
Tensão de entrada em escala real: 1,475 V p-p
Densidade de ruídos: -147,5 dBFS/Hz
Número de ruídos: 25,3 dB
HD2: -72 dBFS
HD3: -68 dBFS
Os piores outros (excluindo HD2 e HD3): -78 dBFS
Desempenho DAC ac a 12 GSPS, saída a 2,6 GHz
Faixa de corrente de saída em escala real: 6.43 mA a 37,75 mA
IMD3 de dois tons (-6 dBFS por tom): -72 dBc
NSD, de tom único: -160 dBc/Hz
SFDR, tom único: 75 dBc
Características digitais versáteis
Filtros de interpolação e decifração selecionáveis
DDC e DUC configuráveis
8 DUCs de complexo fino e 4 DUCs de complexo grosseiro
8 DDCs complexos finos e 4 DDCs complexos grosseiros
NCO de 48 bits por DUC ou DDC
Opção para contornar DUC/DDC fino e grosseiro
Filtro PFIR programável 192-tap para receber equalização
Suporta 4 configurações de perfil diferentes carregadas via GPIO
Atraso programável por caminho de dados
Receber o apoio da AGC
Detecção rápida com baixa latência para controle rápido de AGC
Monitor de sinal para controle lento do AGC
Pinos de apoio dedicados AGC
Transmitir suporte DPD
Controle de ganho de canal fino DUC e ajuste de atraso
Ajuste do atraso do DDC grosso para o caminho de observação do DPD
Características auxiliares
Salto rápido de frequência
---