Porta lógica CMOS 74AUP, 74LVC series
convencional

porta lógica CMOS
porta lógica CMOS
Guardar nos favoritos
Comparar
 

Características

Especificações
CMOS, convencional

Descrição

A família de lógica CMOS Advanced Ultra Low Power (AUP) foi concebida para para baixa potência e vida útil prolongada da bateria em aplicações portáteis. A 74AUP2G34 é uma porta tampão duplo com saídas push-pull padrão concebidos para funcionar numa gama de potências de 0,8 V a 3,6 V. O dispositivo é totalmente especificado para aplicações de desligamento parcial usando IOFF. O circuito de IOFF desativa a saída, evitando danos refluxo de corrente quando o dispositivo é desligado Características e Benefícios CMOS Avançado de Ultra Baixa Potência (AUP) Faixa de tensão de alimentação de 0,8V a 3,6V Unidade de saída ±4mA a 3.0V Baixo Consumo de energia estática ICC < 0.9μA Baixo Consumo de Energia Dinâmica CPD = 6pF Típico a 3.6V Ação do acionador Schmitt em todas as entradas torna o circuito tolerante para um aumento mais lento da entrada e tempo de queda. A histerese é tipicamente de 250mV a VCC = 3.0V IOFF suporta operação em modo de baixo consumo de energia parcial Proteção ESD por JESD 22 Ultrapassa o Modelo de Máquina 200-V (A115-A) Excede o Modelo de Corpo Humano 2000-V (A114-A) Ultrapassa o modelo de dispositivo carregado 1000-V (C101C) Latch-Up Excede 100mA por JESD 78, Classe II Pacotes sem chumbo por JESD30E DFN1410 denotada como X2-DFN1410-6 DFN1010 denotada como X2-DFN1010-6 DFN091010 denotada como X2-DFN0910-6 Totalmente livre de chumbo e totalmente compatível com a RoHS Halogéneo e Antimónio Livre. Dispositivo Verde

---

Catálogos

LOGIC PRODUCTS
LOGIC PRODUCTS
20 Páginas
* Os preços não incluem impostos, transporte, taxas alfandegárias, nem custos adicionais associados às opções de instalação e de ativação do serviço. Os preços são meramente indicativos e podem variar em função dos países, do custo das matérias-primas e das taxas de câmbio.